Projeto e Implementação de Decodificadores de Código em Plataformas FPGA

Autores

  • Felipe de Oliveira de Araújo Universidade Federal de Mato Grosso do Sul
  • Ricardo Ribeiro Santos Universidade Federal de Mato Grosso do Sul

Palavras-chave:

pbiw, decodificador de instruções, fpga, r-vex, arquitetura de computadores

Resumo

Esse artigo apresenta o projeto, implementação e caracterização de decodificadores de instruções sobre um processador que explora paralelismo em nível de instrução. O hardware projetado e implementado neste trabalho decodifica instruções previamente codificadas usando a técnica PBIW (Pattern Based Instruction Word). PBIW é uma técnica de codificação de instruções que não é dependente de um conjunto específico de instruções. O projeto e a implementação do decodificador de instruções PBIW possibilita avaliar os impactos reais da adoção de uma técnica de decodificação sobre o hardware do processador. Especificamente, os experimentos e resultados obtidos com o hardware decodificador revelam alternativas para minimizar o consumo de potência e a área ocupada pelo processador.

Downloads

Não há dados estatísticos.

Biografia do Autor

Ricardo Ribeiro Santos, Universidade Federal de Mato Grosso do Sul

Laboratório de Sistemas Computacionais de Alto Desempenho - LSCAD

Faculdade de Computação - FACOM

Universidade Federal de Mato Grosso do Sul

Downloads

Publicado

2018-02-05