Uma Arquitetura Rápida de Somador Binário de Alta Eficiência Energética

Jucemar Luis Monteiro, Luciano Volcan Agostini, José Luís Almada Güntzel

Resumo


O projeto de dispositivos portáteis alimentados por baterias requer ouso de somadores rápidos e energeticamente eficientes. Apesar de existiremmuitas arquiteturas de somadores, poucas delas podem ser sintetizadas em umfluxo standard cells. Este artigo apresenta o A1CSAH, uma nova arquiteturade somador rápido energeticamente eficiente. O A1CSAH, juntamente comoutras arquiteturas (tais como CRA, CSA e A1CSA), foram sintetizados para abiblioteca standard cells de 45nm da TSMC. Os resultados da síntese lógicamostram que o A1CSAH é, em média, 10,8% mais rápido e 3,4% maiseficiente do que o CLA, o que o torna uma excelente opção de somadorrápido.

Palavras-chave


Somador Rápido, A1CSA, Eficiência Energética, Fluxo de Projeto CMOS

Texto completo:

PDF


A REIC mudou de endereço! Para acessar as edições publicadas e/ou submeter seu artigo, acesse https://sol.sbc.org.br/journals/index.php/reic.